Транслятор архитектурно-независимого описания автоматных и комбинационных схем | Научно-инновационный портал СФУ

Транслятор архитектурно-независимого описания автоматных и комбинационных схем

Тип публикации: патент

Год издания: 2021

Аннотация: Программа транслятор архитектурно-независимого описания автоматных и комбинационных схем предназначена для преобразования описания комбинационных логических и автоматных схем на функционально-потоковом языке параллельного программирования «Пифагор» в язык описания аппаратуры Verilog/VHDL. Транслятор позволяет проводить проверку синтаксиса программ, разработанных на языке функционально-потокового параллельного программирования «Пифагор» и преобразование программы в ее промежуточное представление в виде информационного и управляющего графа. Транслятор реализует механизм трансформации с функционально-потокового описания в описания на уровне комбинационных логических и автоматных схем. В состав транслятора входит отладчик, генератор информационного графа и генератор управляющего графа. Результатом функционирования транслятора является набор отлаженных функций, реализованных на языках Verilog/VHDL. Полученные функции являются комбинационными логическими схемами и предназначены для реализации на платформе сверхбольших интегральных схем. Тип ЭВМ: Процессор Intel Celeron 733 МГц, 128 МБ ОЗУ; Операционная система: Windows 7.

Ссылки на полный текст

Вхождение в базы данных

Информация о публикациях загружается с сайта службы поддержки публикационной активности СФУ. Сообщите, если заметили неточности.

Вы можете отметить интересные фрагменты текста, которые будут доступны по уникальной ссылке в адресной строке браузера.